您好,欢迎来到深联电路官网!

深联电路

18年专注PCB研发制造行业科技创新领跑者

全国咨询热线 : 4000-169-679 订单查询客户评价
当前位置:首页» 技术支持 » 印刷电路板设计问答集(三)

印刷电路板设计问答集(三)

文章出处:PCB网城责任编辑:龚爱清查看手机网址
扫一扫!印刷电路板设计问答集(三)扫一扫!
人气:-发表时间:2015-06-10 08:31【

以上两章主要介绍了普能印刷电路板设计的问题,此章主要讲述高速、高密度印刷电路板设计时遇到的问题:

11.在高速印刷电路板设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?

一般在空白区域的敷铜绝大部分情况是接地。只是在高速信号线旁敷铜时要注意敷铜与信号线的距离,因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗。

12.是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?

是的,在计算特性阻抗时电源平面跟地平面都必须视为参考平面。例如四层板:顶层-电源层-地层-底层,这时顶层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。

13.在高密度印刷电路板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?

一般软件自动产生测试点是否满足测试需求必须看对加测试点的规范是否符合测试机具的要求。另外,如果走线太密且加测试点的规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需要手动补齐所要测试的地方。

14.添加测试点会不会影响高速信号的质量?

至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用线上既有的穿孔(via or DIP pin)当测试点)可能加在线上或是从线上拉一小段线出来。前者相当于是加上一个很小的电容在线上,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,影响的程度就跟信号的频率速度和信号缘变化率(edge rate)有关。影响大小可透过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。

15.若干印刷电路板组成系统,各板之间的地线应如何连接?

各个印刷电路板相互连接之间的信号或电源在动作时,例如A板子有电源或信号送到B板子,一定会有等量的电流从地层流回到A板子(此为Kirchoff current law)。这地层上的电流会找阻抗最小的地方流回去。所以,在各个不管是电源或信号相互连接的接口处,分配给地层的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。另外,也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线的接法,来控制电流的走法,降低对其它较敏感信号的影响。

我要评论:  
内 容:
(内容最多500个汉字,1000个字符)
验证码: 看不清?!