如何在降低电路板设计中的噪声与电磁干扰
对于layout的工程师们来说,在PCB设计中如何提高电路板的抗干扰能力成为众多工程师们关注的重点问题之一。在这里,电路板厂家为您介绍电路板设计中降低噪声与电磁干扰的一些小窍门,千万不要错过哦~

(1)能用低速芯片就不用高速的,高速芯片用在关键地方。
(2)可用串一个电阻的办法,降低控制电路上下沿变速率。
(3)尽量为继电器等提供某种形式的阻尼。
(4)使用满足系统要求的最低频率时钟。
(5)时钟产生器尽量近到用该时钟的器件。石英晶体振荡器外壳要接地。
(6)用地线将时钟区圈起来,时钟线尽量短。
(7)I/O驱动电路尽量近印制电路板边,让其尽快离开印制电路板。对进入印制电路板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。
(8)MCD无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不要悬空。
(9)闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。
(10)印制电路板尽量使用45°折线而不用90°折线布线以减小高频信号对外的发射与耦合。
(11)印制电路板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。
(12)单面电路板和双面电路板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用多层电路板以减小电源,地的容生电感。
(13)时钟、总线、片选信号要远离I/O线和接插件。
(14)模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。
(15)对A/D类器件,数字部分与模拟部分宁可统一下也不要交叉。
(16)时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚远离I/O电缆。
(17)元件引脚尽量短,去耦电容引脚尽量短。
(18)关键的线要尽量粗,并在两边加上保护地。高速线要短、直。
(19)对噪声敏感的线不要与大电流,高速开关线平行。
(20)石英晶体下面以及对噪声敏感的器件下面不要走线。
(21)弱信号电路,低频电路周围不要形成电流环路。
(22)信号都不要形成环路,如不可避免,让环路区尽量小。
(23)每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。
(24)用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。
| 我要评论: | |
| 内 容: |
(内容最多500个汉字,1000个字符) |
| 验证码: | 看不清?! |
最新产品
同类文章排行
- 电池电路板未来趋势:探索电池技术的无限可能
- 电路板厂独家分享:电路板PCB相关设计指南(二)
- 5G天线PCB的工艺挑战主要在哪些方面?
- 汽车电路板维修入门指南分享
- 5G线路板:PCB厂如何应对高精度需求
- PCB厂关于线路板制作方法的浅析
- PCB厂:什么是PCB及其特点功能解析
- PCB 特性大揭秘:常用术语深度解读
- 关于汽车无线充电 PCB 的核心技术与设计要点剖析
- 什么是汽车电路板?它与普通电路板有什么不同?
最新资讯文章
您的浏览历史








共有-条评论【我要评论】